Читать онлайн «Конспект лекций по курсу :«Цифровые и микропроцессор. устройства систем телекоммуникаций» для специальности 45.01.01 «Многокан. системы телекоммуникаций» 45.01.02 «Системы радиосвязи, радиовещания и телевидения» 45.01.03 «Сети телекоммуникаций» : в 2 ч. Ч»
Автор Богдан Прищепа
С. Л. Прищепа
Р
Конспект лекций по курсу:
«Цифровые и микропроцессорные устройства систем телекоммуникаций». УИ
Часть I. "Цифровые устройства систем телекоммуникаций"
для специальности 45. 01. 01 «Многоканальные системы телекоммуникаций»
45. 01. 02 «Системы радиосвязи, радиовещания и телевидения»
45. 01. 03 «Сети телекоммуникаций»
БГ
а
ек
т
ио
бл
Би
Содержание
1. Логические основы цифровой техники
1. 1. Основные законы и следствия Булевой алгебры
1. 2. Функционально полная система логических элементов
1. 3. Минимизация логических функций с помощью алгебраических
преобразований
1. 4. Минимизация логических функций с помощью карт Карно
1. 5. Карты Карно для большого числа переменных
1. 6. Основные параметры цифровых схем
1. 7. Элемент И-НЕ в ДТЛ
1. 8. Элемент И-НЕ в ТТЛ
Р
1. 9. ТТЛ со сложным инвертором
1. 10. Логические элементы с тремя устойчивыми состояниями
УИ
1. 11. Логические элементы с открытым коллектором
1. 12. Типы выходных каскадов цифровых элементов
1. 13. Логический выход цифровых элементов
1. 14. Режим неиспользуемых входов цифровых микросхем
БГ
1. 15. Режим неиспользуемых элементов в цифровых микросхемах
Наращивание числа входов
2. Функциональные узлы комбинационного типа
2. 1. Шифратор. Построение на логических элементах
2. 2 Дешифратор. Построение на логических элементах
а
2. 3. Построение приоритетного двоичного шифратора
2.
4. Наращивание размерности приоритетного шифратора
ек
2. 5. Наращивание размерности дешифратора
2. 6. Воспроизведение произвольных логических функций с помощью
дешифратора
т
2. 7. Мультиплексор
2. 8. Демультиплексор
2. 9. Наращивание размерности мультиплексора
ио
2. 10. Универсальные логические модули (УЛМ) на основе мультиплексоров
Настройка константами. Расширение алфавита сигналов настройки
2. 11. Полусумматор. Синтез полного сумматора из полусумматоров
2. 12. Синтез полного сумматора на логических элементах
бл
2. 13. Сумматор параллельного действия с последовательным переносом
2. 14. Параллельный сумматор с параллельным переносом
2. 15. Цифровые компараторы
2. 16. Преобразователь двоично-десятичного кода в код Айкена
Би
2. 17. Преобразователь кода для семисегментной индикации
3. Последовательностные цифровые устройства
3. 1. Асинхронный RS-триггер с прямыми входами
3. 2. Асинхронный RS-триггер с инверсными входами
3. 3. Асинхронный JK-триггер
3. 4. Счётный Т-триггер
3. 5. Функциональное назначение входов триггера
3. 6. Синхронные триггеры на логических элементах
3. 7. Синхронный RS-триггер
3. 8. Синхронные JK- и T-триггеры
3. 9.